## Sayısal Elektronik Devreleri II. Ödev

Son Teslim Tarihi: Pazartesi Grubu 18 Nisan 2011 - Salı Grubu 19 Nisan 2011 (Uygulama saatleri!) Not: Uygulama saati dışında kesinlikle ödev teslimi kabul edilmeyecektir.

0.35 µm CMOS prosesine ait parametreler aşağıda verildiği gibidir:  $\mu_n C_{ox} = 160 \; \mu A/V^2, \; \mu_p C_{ox} = 80 \; \mu A/V^2, \; V_{DD} = 3.3 \; V, \; V_{TN} = \text{-}V_{TP} = 0.6 \; V, \; t_{ox} = 7.75 \text{nm}, \; L_{min} = W_{min} = 0.35 \mu m, \; \epsilon_{ox} = \epsilon_o \times \epsilon_r = 3.45 \times 10^{-11} \; \text{F/m}$ 

- 1. Y=ABC+DE+F lojik fonksiyonu veriliyor. Buna göre:
  - a. Y fonksiyonunu statik CMOS lojik kapıyla gerçekleyin.
  - b. Tüm NMOS'lar W<sub>N</sub>=5µm ve tüm PMOS'lar W<sub>P</sub>=10µm olarak boyutlandırıldığına göre bu lojik kapı 200fF'lık yükü sürerken en kötü durumdaki yükselme ve düşme gecikmelerini hesaplayın.
  - c. Tüm girişlerin ortak değişmesi durumunda oluşan eşdeğer eviricinin  $V_{TH}$  değerini hesaplayın.
  - d. Y fonsiyonunu sözde NMOS statik kapı olarak gerçekleyin. NMOS'lar W<sub>N</sub>=5μm ve PMOS minimum boyutlu ise en kötü durumdaki V<sub>OL</sub> değerini hesaplayın.
  - e. Çubuk diyagramlarından yararlanarak CMOS ile gerçeklenmiş kapının serimini yaklaşık olarak gösterin.
    - Yol Gösterme: Çubuk diyagramları ile ilgili detaylı bilgiyi aşağıdaki adresten edinebilirsiniz.

http://www.ohio.edu/people/starzykj/webcad/ee415/VLSI/design/stick/stick.htm

2. Tek eviriciden oluşan lojik bir blok, çıkışında en fazla C=25fF yük sürebilmektedir. İlgili bloğun  $C_L$ =500fF'lık yükü sürmesi istenmektedir.

 $M_n$  ve  $M_p$  için  $(W/L_{min})_{Mp}$ =4 ve  $(W/L_{min})_{Mn}$ =2 olduğu bilinmektedir.



- a.  $C_L$  yükünü sürebilecek CMOS kademeli sürücüyü  $v_{in}$  girişinden  $v_{out}$  çıkışına olan toplam gecikmeyi minimize edecek şekilde tasarlayın. Transistör boyutlarını belirleyin.
- b. Tasarımınızı Spice ortamında simule ederek sonuçlarınızı doğrulayın. Bunun için lojik blok girişine 0 3.3V değerleri arasında salınan uygun frekansta kare dalga uygulayarak çıkış işaretini giriş işaretiyle birlikte çizdirin. Toplam gecikme süresini sonuçlar üzerinden gözleyin.

Tüm transistörler için Spice model parametreleri:

| NMOS için:           | PMOS için:           |
|----------------------|----------------------|
| .model NMOS_HW2 NMOS | .model PMOS_HW2 PMOS |
| +LEVEL = 2           | +LEVEL = 2           |
| +KP = 160u           | +KP = 80u            |
| +VTO = 0.6           | +VTO = -0.6          |
| +TOX = 7.75e-9       | +TOX = 7.75e-9       |